# 常用中规模组合逻辑器件及其应用

- 译码器
- 数据选择器

#### 3.3 译码器

译码器(Decoder)是一种具有"翻译"功能的多输入、多输出组合逻辑电路, 将输入二进制代码的各种状态按其原意翻译成对应的编码输出。



- 变量译码器:一种较少输入变为较多输出的器件,分为二进制译码器和二-十进制译码器两类。
- 显示译码器: 用来驱动显示器件, 以显示数字、字符或图形的器件。

#### 二进制译码器:

n个输入端(即n位二进制码)

2″个输出线

常见的有:

2-4译码器

3-8译码器

4-16译码器



#### 2-4译码器

2-4译码器功能表

| Е | A1 | A0 | Y0 | <b>Y1</b> | Y2 | Y3 |
|---|----|----|----|-----------|----|----|
| 1 | Х  | Χ  | 1  | 1         | 1  | 1  |
| 0 | 0  | 0  | 0  | 1         | 1  | 1  |
| 0 | 0  | 1  | 1  | 0         | 1  | 1  |
| 0 | 1  | 0  | 1  | 1         | 0  | 1  |
| 0 | 1  | 1  | 1  | 1         | 1  | 0  |





2-4译码器逻辑电路

| E | <b>A1</b> | A0 | Y0 | <b>Y1</b> | Y2 | <b>Y3</b> |
|---|-----------|----|----|-----------|----|-----------|
| 1 | Х         | Χ  | 1  | 1         | 1  | 1         |
| 0 | 0         | 0  | 0  | 1         | 1  | 1         |
| 0 | 0         | 1  | 1  | 0         | 1  | 1         |
| 0 | 1         | 0  | 1  | 1         | 0  | 1         |
| 0 | 1         | 1  | 1  | 1         | 1  | 0         |

| <b>A1</b> | A0 | Y0 | <b>Y1</b> | Y2 | <b>Y3</b> |
|-----------|----|----|-----------|----|-----------|
| 0         | 0  | 0  | 1         | 1  | 1         |
| 0         | 1  | 1  | 0         | 1  | 1         |
| 1         | 0  | 1  | 1         | 0  | 1         |
| 1         | 1  | 1  | 1         | 1  | 0         |

#### 当E=0时, 2-4译码器的输出函数分别为:

$$Y_{0} = \overline{\overline{A_{1}}} \overline{\overline{A_{0}}} \qquad Y_{1} = \overline{\overline{A_{1}}} \overline{A_{0}} \qquad Y_{i} = \overline{m_{i}}$$

$$Y_{2} = \overline{A_{1}} \overline{\overline{A_{0}}} \qquad Y_{3} = \overline{A_{1}} \overline{A_{0}}$$

#### 考虑上E, 得到:

| Е | Yi               |                                   |
|---|------------------|-----------------------------------|
| 0 | $\overline{m_i}$ | $Y_i = Em_i + E = E + m_i = Em_i$ |
| 1 | 1                | $\overline{F}$ (: 0.1.2.2)        |
|   |                  | $Y_i = Em_i (i = 0, 1, 2, 3)$     |





| E1 | E <sub>2A</sub> +E <sub>2B</sub> | A <sub>2</sub> | <b>A</b> <sub>1</sub> | A <sub>0</sub> | Y <sub>0</sub> | Y <sub>1</sub> | Y <sub>2</sub> | <b>Y</b> <sub>3</sub> | Y <sub>4</sub> | Y <sub>5</sub> | Y <sub>6</sub> | Y <sub>7</sub> |
|----|----------------------------------|----------------|-----------------------|----------------|----------------|----------------|----------------|-----------------------|----------------|----------------|----------------|----------------|
| 0  | Х                                | Χ              | Χ                     | Χ              | 1              | 1              | 1              | 1                     | 1              | 1              | 1              | 1              |
| Χ  | 1                                | Χ              | Χ                     | Χ              | 1              | 1              | 1              | 1                     | 1              | 1              | 1              | 1              |
| 1  | 0                                | 0              | 0                     | 0              | 0              | 1              | 1              | 1                     | 1              | 1              | 1              | 1              |
| 1  | 0                                | 0              | 0                     | 1              | 1              | 0              | 1              | 1                     | 1              | 1              | 1              | 1              |
| 1  | 0                                | 0              | 1                     | 0              | 1              | 1              | 0              | 1                     | 1              | 1              | 1              | 1              |
| 1  | 0                                | 0              | 1                     | 1              | 1              | 1              | 1              | 0                     | 1              | 1              | 1              | 1              |
| 1  | 0                                | 1              | 0                     | 0              | 1              | 1              | 1              | 1                     | 0              | 1              | 1              | 1              |
| 1  | 0                                | 1              | 0                     | 1              | 1              | 1              | 1              | 1                     | 1              | 0              | 1              | 1              |
| 1  | 0                                | 1              | 1                     | 0              | 1              | 1              | 1              | 1                     | 1              | 1              | 0              | 1              |
| 1  | 0                                | 1              | 1                     | 1              | 1              | 1              | 1              | 1                     | 1              | 1              | 1              | 0              |

#### 推导其输出端的表达式:

$$\overline{Y}_{i} = E_{1}\overline{E_{2A} + E_{2B}}mi$$

$$Y_i = \overline{Em_i}$$

$$E = E_1 \overline{E_{2A} + E_{2B}} = E_1 \overline{E_{2A}} \overline{E_{2B}}$$

### 3-8 译码器逻辑电路



# 3.4.1 典型应用之一:



# 典型应用之一: 实现存储系统的地址译码

例1:分析下图所示Y0-Y7的译码地址。



$$F1 = 1 \rightarrow A_5 A_7 = 1 \rightarrow A_5 = 1$$
  $A_7 = 1$   
 $F2 = 0 \rightarrow A_4 + A_6 = 0 \rightarrow A_4 = 0$   $A_6 = 0$   
 $A_3 = 0$ 

$$A_7$$
  $A_6$   $A_5$   $A_4$   $A_3$   $A_2$   $A_1$   $A_0$ 
 $1$   $0$   $1$   $0$   $x$   $x$ 

思考题:请用74138设计一地址译码电路,实现2E0-2E7的地址译码。

# 提示:

2E0H-2E7H, 对应的地址线为:



| A <sub>9</sub> | A <sub>8</sub> | A <sub>7</sub> | $A_6$ | <b>A</b> <sub>5</sub> | $A_4$ | <b>A</b> <sub>3</sub> | A <sub>2</sub> | $A_1$ | $A_0$ |
|----------------|----------------|----------------|-------|-----------------------|-------|-----------------------|----------------|-------|-------|
| 1              | 0              | 1              | 1     | 1                     | 0     | 0                     | 0              | 0     | 0     |
| 1              | 0              | 1              | 1     | 1                     | 0     | 0                     | 0              | 0     | 1     |
| 1              | 0              | 1              | 1     | 1                     | 0     | 0                     | 0              | 1     | 0     |
| 1              | 0              | 1              | 1     | 1                     | 0     | 0                     | 0              | 1     | 1     |
| 1              | 0              | 1              | 1     | 1                     | 0     | 0                     | 1              | 0     | 0     |
| 1              | 0              | 1              | 1     | 1                     | 0     | 0                     | 1              | 0     | 1     |
| 1              | 0              | 1              | 1     | 1                     | 0     | 0                     | 1              | 1     | 0     |
| 1              | 0              | 1              | 1     | 1                     | 0     | 0                     | 1              | 1     | 1     |
|                |                |                |       |                       |       |                       |                |       |       |

# 3.4.2 典型应用之二:实现组合逻辑函数

【例 2】 试用3-8译码器实现函数:  $F_1 = \sum m(0,4,7)$   $F_2 = \sum m(1,2,3,5,6,7)$ 

分析: 因为当译码器的使能端有效时, 每个输出  $Y_i = m_i = M_i$ , 因此只要将函数的输入变量加至译码器的地址输入端, 并在输出端辅以少量的门电路, 便可以实现逻辑函数。

$$F_1 = \sum m(0,4,7)$$
$$F_2 = \sum m(1,2,3,5,6,7)$$

$$F_1 = m_0 + m_4 + m_7 = \overline{\overline{m_0} \cdot \overline{m_4} \cdot \overline{m_7}} = \overline{Y_0 \cdot Y_4 \cdot Y_7}$$

 $\boldsymbol{F}_2$ 

$$F_2 = m_1 + m_2 + m_3 + m_5 + m_6 + m_7$$
$$= M_0 \cdot M_4 = Y_0 \cdot Y_4$$

| C | 8 00 | 01 | 11 | 10 |  |
|---|------|----|----|----|--|
| 0 | 0    | 1  | 1  | 0  |  |
| 1 | 1    | 1  | 1  | 1  |  |



#### 思考题1:

用74138和门电路实现下面的逻辑函数。

$$f_1(a,b,c) = \sum m(1,2,4,5)$$
$$f_2(a,b,c) = \prod M(2,3,6,7)$$

### 思考题2:

用74138和门电路设计一个一位二进制全加器。



#### 一位二进制全加器真值表

| $A_i$ | $B_i$ | $C_i$ | $C_{i+1}$ | $S_{i}$ |
|-------|-------|-------|-----------|---------|
| 0     | 0     | 0     | 0         | 0       |
| 0     | 0     | 1     | 0         | 1       |
| 0     | 1     | 0     | 0         | 1       |
| 0     | 1     | 1     | 1         | 0       |
| 1     | 0     | 0     | 0         | 1       |
| 1     | 0     | 1     | 1         | 0       |
| 1     | 1     | 0     | 1         | 0       |
| 1     | 1     | 1     | 1         | 1       |

# 3.4.3 二进制译码器的扩展

通常用译码器的使能端来实现二进制译码器的扩展 例1. 用3-8译码器实现4-16译码器。

### 分析:

3-8译码器: 3个输入端, 8个输出端

4-16译码器: 4个输入端, 16个输出端



充分 利用使能端



# 二进制译码器的扩展



### 3.5 数据选择器功能

(Multiplexer, 简称MUX)

数据选择器又称多路选择器。它有<u>n位地</u> 址输入、2<sup>n</sup>位数据输入、1位输出。

每次在地址输入的控制下,从多路输入数据中选择一路输出,其功能类似于一个单刀多掷开关。



### 4选1数据选择器



D0~D3是数据输入端,也称为数据通道;  $A_1$ 、 $A_0$ 是地址输入端,或称选择输入端; Y是输出端;

E是使能端, 低电平有效。



常用的数据选择器有:

2选1、4选1、8选1、16选1等。



#### 4选1MUX功能表

| E | $A_1$ | $A_0$ | Y                                      |
|---|-------|-------|----------------------------------------|
| 0 | 0     | 0     | $D_0$                                  |
| 0 | 0     | 1     | $egin{array}{c} D_0 \ D_1 \end{array}$ |
| 0 | 1     | 0     | $D_2$                                  |
| 0 | 1     | 1     | $D_3$                                  |
| 1 | ×     | ×     | 0                                      |

#### 当E=0时,其逻辑功能的表达式:

$$Y = \overline{A}_1 \overline{A}_0 D_0 + \overline{A}_1 A_0 D_1 + A_1 \overline{A}_0 D_2 + A_1 A_0 D_3$$
$$= \sum_{i=0}^{3} m_i D_i$$

$$Y = (\overline{A}_{1}\overline{A}_{0} \quad \overline{A}_{1}A_{0} \quad A_{1}\overline{A}_{0} \quad A_{1}A_{0})\begin{bmatrix} D_{0} \\ D_{1} \\ D_{2} \\ D_{3} \end{bmatrix} = (A_{1}A_{0})_{m}(D_{0}D_{1}D_{2}D_{3})^{T}$$

# 8选1数据选择器



$$Y = \sum_{i=0}^{7} m_i D_i$$
 
$$= (A_2 A_1 A_0)_m (D_0 D_1 D_2 D_3 D_4 D_5 D_6 D_7)^T$$
 (c)表达式

#### (b)功能表

| $oldsymbol{E}$ | $A_2$ | $A_1$ | $A_0$ | Y     |
|----------------|-------|-------|-------|-------|
| 1              | ×     | ×     | ×     | 0     |
| 0              | 0     | 0     | 0     | $D_0$ |
| 0              | 0     | 0     | 1     | $D_1$ |
| 0              | 0     | 1     | 0     | $D_2$ |
| 0              | 0     | 1     | 1     | $D_3$ |
| 0              | 1     | 0     | 0     | $D_4$ |
| 0              | 1     | 0     | 1     | $D_5$ |
| 0              | 1     | 1     | 0     | $D_6$ |
| 0              | 1     | 1     | 1     | $D_7$ |

# 数据选择器的典型应用:

- ① 作数据选择,以实现多路信号分时传送。
- ② 实现组合逻辑函数。
- ③ 在数据传输时实现并一串转换。
- ④ 产生序列信号。



# 3.6 数据选择器应用之:实现逻辑函数

对于n个地址输入的MUX, 其表达式为:

$$Y = \sum_{i=0}^{2^n - 1} m_i \mathbf{D}_i$$

其中mi是由地址变量An-1、...、A1、A0组成的地址最小项。

任何一个具有1个输入变量的逻辑函数都可以用最小项之和来表示:

$$F = \sum_{i=0}^{2^{l}-1} m_i(1, or 0)$$

这里的mi是由函数的输入变量A、B、C、...组成的最小项。

#### 1) l≤n的情况

(l为函数的输入变量数, n为选用的MUX的地址输入端数)

当l=n时,只要将函数的输入变量A、B、C、...依次接到MUX的地址输入端,根据函数F所需要的最小项,确定MUX中 $D_i$ 的值(0或1)即可;

当l<n时,将MUX的高位地址输入端不用(接0或1),其余同上。

$$Y = \sum_{i=0}^{2^{n}-1} m_{i} D_{i} \qquad F = \sum_{i=0}^{2^{l}-1} m_{i} (1, or 0)$$

例1. 用8选1 实现下面的组合逻辑函数.

$$F = \sum m(1,2,3,4,5,7)$$



从F可以看出,该逻辑函数包含3个变量(设为A、B、C),

一个8选1数据选择器有3个地址输入端。

$$Y = \sum_{i=0}^{7} m_i D_i = (A_2 A_1 A_0) (D_0 D_1 D_2 D_3 D_4 D_5 D_6 D_7)^T$$

$$= m_0 \cdot D_0 + m_1 \cdot D_1 + m_2 \cdot D_2 + m_3 \cdot D_3 + m_4 \cdot D_4 + m_5 \cdot D_5 + m_6 \cdot D_6 + m_7 \cdot D_7$$

$$F = \sum_{i=0}^{7} m(1, 2, 3, 4, 5, 7) = m_1 + m_2 + m_3 + m_4 + m_5 + m_7$$

$$= m_0 \cdot 0 + m_1 \cdot 1 + m_2 \cdot 1 + m_3 \cdot 1 + m_4 \cdot 1 + m_5 \cdot 1 + m_6 \cdot 0 + m_7 \cdot 1$$

#### 例2. 试用8选1MUX实现逻辑函数:

$$F = \overline{AB} + A\overline{B} + C$$





$$F = \sum m(1, 2, 3, 4, 5, 7) = m_1 + m_2 + m_3 + m_4 + m_5 + m_7$$
  
=  $m_0 \cdot 0 + m_1 \cdot 1 + m_2 \cdot 1 + m_3 \cdot 1 + m_4 \cdot 1 + m_5 \cdot 1 + m_6 \cdot 0 + m_7 \cdot 1$ 

注意:因为函数F中各最小项的标号是按A、B、C的权为4、2、1写的,因此A、B、C必须依次加到 $A_2、A_1、A_0$ 端。

### 数据选择器应用之:实现逻辑函数

#### 当l>n的情况

当逻辑函数的变量数l大于MUX的地址输入端数n时,不能采用前面所述的简单方法。

如果从l个输入变量中选择n个直接作为MUX的地址输入,那么,多余的(l-n)个变量就要反映到MUX的数据输入 $D_i$ 端,即 $D_i$ 是多余输入变量的函数,简称余函数。

因此设计的关键是如何求出函数 $D_i=f(l-n)$ 。

# 例. 用4选1的MUX实现逻辑函数: $F = \sum m(1,2,3,4,5,7)$

#### 变量数l>数据选择器地址输入端数n

$$Y = \sum_{i=0}^{3} m_i D_i = (A_1 A_0) (D_0 D_1 D_2 D_3)^T = m_0 \cdot D_0 + m_1 \cdot D_1 + m_2 \cdot D_2 + m_3 \cdot D_3$$

$$F = \sum m(1,2,3,4,5,7)$$
  
=  $\overline{A}\overline{B}C + \overline{A}B\overline{C} + \overline{A}BC + A\overline{B}\overline{C} + A\overline{B}C + ABC$ 

#### 必须选择2个变量作为数据选择器的地址端

$$F = \overline{ABC} + \overline{ABC} + \overline{ABC} + A\overline{BC} + A\overline{BC} + A\overline{BC} + ABC$$

$$= m_0 C + m_1 \overline{C} + m_1 C + m_2 \overline{C} + m_2 C + m_3 C$$

$$= m_0 C + m_1 \cdot 1 + m_2 \cdot 1 + m_3 C$$



# 降维K图法求余子式 $D_i$

n变量的逻辑函数,可以用n维(即n变量)K图表示,也可以用(n-1)、(n-2)、...维K图表示,这种(n-1)、(n-2)、...维K图称为<u>降维K图</u>。

# 降维K图法求余子式 $D_i$ 的求解步骤:

- ①画出函数F的K图
- ② 选择地址输入
- ③ 在F的K图上确定余函数 $D_i$ 的范围(子K图)
- ④ 求余函数 $D_i$
- ⑤ 画出逻辑图

# 例. 试用8选1MUX实现逻辑函数: $F(A,B,C,D) = \sum m(0,4,5,7,9,12,13,14)$

# ① 画出F的四变量K图

| CD | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| 00 | 1  | 1  | 1  | 0  |
| 01 | 0  | 1  | 1  | 1  |
| 11 | 0  | 1  | 0  | 0  |
| 10 | 0  | 0  | 1  | 0  |

# ② 选择地址变量,确定余函数Di



| CD | 00  | 01  | 11  | 10 |
|----|-----|-----|-----|----|
| 00 | 10  |     | (10 | 40 |
| 01 | 00  |     | 10  | 51 |
| 11 | (00 | 2 1 | (00 | 0  |
| 10 | 00  | 20  | 10  | 60 |

选择地址(A<sub>2</sub>A<sub>1</sub>A<sub>0</sub>=ACD)

分别确定 $D_0$ 、 $D_1$ 、...、 $D_7$ 。



# 3.7 数据选择器的扩展

例.试用两个4选1 MUX扩展为8选1 MUX。

| $A_2$ | $A_{1}$ | <b>Y</b> |                  |
|-------|---------|----------|------------------|
| 0     | 0       | 0        | $\mathbf{D}_{0}$ |
| 0     | 0       | 1        | $\mathbf{D}_1$   |
| 0     | 1       | 0        | $\mathbf{D}_{2}$ |
| 0     | 1       | 1        | $\mathbf{D}_3$   |
| 1     | 0       | 0        | $\mathbf{D_4}$   |
| 1     | 0       | 1        | $\mathbf{D}_5$   |
| 1     | 1       | 0        | $\mathbf{D}_{6}$ |
| 1     | 1       | 1        | $\mathbf{D_7}$   |





# 方案一: 用A<sub>3</sub>和A<sub>2</sub>控制4-to-1的使能实现16-to-1



### 方案二: 用A<sub>3</sub>和A<sub>2</sub>控制4-to-1的输出实现16-to-1



## 一、竞争、冒险

由于信号通过导线和逻辑门将产生时间延迟,因此信号经过不同路径(不同数目的门、不同长度导线的传输)到达电路中同一逻辑门时,不同输入端的时间有差异。

竞争:信号经不同路径到达某一点时,所用的时间不同,这个时间差称之为竞争

冒险:由于竞争使得电路产生了暂时错误输出称之为*冒险*。由于竞争,在输出端 将发生瞬时错误,表现为输出端产生了错误的尖峰脉冲(或称毛刺)。

- 说明: (1) 一般来说,时延对数字系统是有害的,它会降低系统的工作速度,还会产生竞争冒险现象。
  - (2) 毛刺的存在不仅可能导致负载电路误动作,还会增大电路的功耗。
  - (3) 组合电路中的竞争是普遍现象,但不是所有的竞争都会产生冒险。

冒险的分类: 逻辑冒险~一个变量的变化。 功能冒险~多个变量的变化。

逻辑冒险

静态冒险~本应不变而发生了变化。

动态冒险~本应一次变化而发生了多次变化。

输出错误

偏0型冒险~产生高电平错误。

偏1型冒险~产生低电平错误。



• 冒险产生的原因: 信号路径不同 器件延时不同

• 静态逻辑冒险举例



### 一、冒险的判别

#### 1. 代数法

判断任意一个逻辑电路的输出在其他变量取某个固定的逻辑值时,是否出现以下现象:

$$F = A + \overline{A}$$
 称为偏1型冒险  $F = A \cdot \overline{A}$  称为偏0型冒险

#### 2. 卡诺图法

如果卡诺图中有两个卡诺圈相切, 且相切处未被其他卡诺圈包围, 则存在冒险。

### 一、冒险的判别

例: 试判断电路 $F = \overline{AC} + \overline{AB} + AC$ 是否可能产生冒险。

解:变量A和C具备竞争的条件,应分别进行检查。

检查*C*:

$$AB = 00$$
  $F = \overline{C}$ 

$$AB = 01$$
  $F = 1$ 

$$AB = 10$$
  $F = C$ 

$$AB = 11$$
  $F = C$ 

检查A:

$$BC = 00 F = \overline{A}$$

$$BC = 01$$
  $F = A$ 

$$BC = 10 F = \overline{A}$$

$$BC = 11$$
  $F = A + \overline{A}$ 

c的变化不会产生冒险

当B=C=1时,A的变化可能使电路产生冒险.

#### 一、冒险的判别

当描述电路的逻辑函数为"与或"式时,可采用卡诺图来判断是否存在冒险。 其方法是观察是否存在"相切"的卡诺圈,若存在则可能产生冒险。

**例:** 在电路 $F = B\overline{C} + A\overline{C} + ACD$ 的卡诺图中,相邻最小项ABCD与ABCD不被同一卡诺圈所包含,因此当A = 0,B = D = 1时(此时 $F = C + \overline{C}$ ),电—路可能由于C的变化而产生险象。



### 一、冒险的消除

#### 1. <u>冗余项</u>

在保证逻辑功能不变的前提下,只要在卡诺图中两卡诺圈相切处加一个卡诺圈使其相交,即增加一个冗余项,就可消除冒险。

#### 2. 滤波法

在输出端并接一个很小的滤波电容或在本级输出端与下级输入端之间串接一个RC滤波电路来消除其影响。

#### 3. 选通法

在电路上增加一个选通信号,当输入信号变化时,输出端与电路断开,当输入稳定后,选通信号工作,使输出端与电路接通。

### 一、冒险的消除

#### 1. 增加冗余项消除冒险

在保证逻辑功能不变的前提下,只要在卡诺图中两卡诺圈相切处加一个卡诺圈使其相交,即增加一个冗余项,就可消除冒险。





### 一、冒险的消除

1. 增加冗余项消除冒险

在表达式中"加"上多余的"与项"或"乘"上多余的"或项",使原函数不可能在某种条件下再出现 X + X 或  $X \cdot X$  的形式,从而消除可能产生

(1) 利用定理: AB + AC = AB + AC + BC 给原函数增加冗余项。

例: 电路如图所示, 用增加冗余项的方法消除电路中的险象。

解:原电路对应的函数表达式为 根据定理,增加冗余项BC:

$$F = \overline{\overline{AB} \cdot \overline{\overline{AC}}} = AB + \overline{AC}$$

$$F = AB + \overline{AC} + BC$$

$$= \overline{\overline{AB} \cdot \overline{\overline{AC}}} = \overline{BC}$$



### 一、冒险的消除

例: 电路如图所示, 用增加冗余项的方法消除电路中的险象。

解:原电路对应的函数表达式为根据定理,增加冗余项BC:

$$F = \overline{\overline{AB} \cdot \overline{\overline{AC}}} = AB + \overline{AC}$$

$$F = AB + \overline{AC} + BC$$
$$= \overline{AB} \cdot \overline{AC} \cdot \overline{BC}$$

#### 电路改进如右图所示:

当B=C=1时,函数由F=A+A变成了F=1





#### 一、冒险的消除

2. <u>滤波法</u>: 在输出端接一个很小的滤波电容或在本级输出端与下级输入端之间 串接一个RC积分电路来消除其影响。



使用此方法时要适当选择时间常数(τ=RC),要求τ足够大,以便"削平"尖脉冲;但又不能太大,以免使正常的输出发生畸变。



### 一、冒险的消除

#### 3. 选通法

在电路上增加一个选通信号,当输入信号变化时,输出端与电路断开,当输入稳定后,选通信号工作,使输出端与电路接通。



- (1) 先使E=0, 关闭与非门
- (2) 等A、B信号都来到后, 让E=1,得到可靠的F=AB